Back to Search
Start Over
Design of low-power D-flip-flop based on multithreshold technique(基于多阈值技术的低功耗D触发器设计)
- Source :
- Zhejiang Daxue xuebao. Lixue ban, Vol 32, Iss 2, Pp 165-168 (2005)
- Publication Year :
- 2005
- Publisher :
- Zhejiang University Press, 2005.
-
Abstract
- 目前CMOS电路中,漏电流功耗已经成为不可忽视的部分.降低电路漏电流功耗的一种有效方法是采用多阈值电路技术.根据多阈值电路设计原理,电路的关键路径采用低阈值晶体管,以保证电路的性能;非关键路径采用高阈值晶体管,以降低电路的漏电流功耗.对于触发器来说,其对时钟的响应部分是一个关键路径,而对信号的响应部分是非关键路径.本文据此设计了一种新型低功耗D触发器——多阈值与非门保持型D触发器.该电路结构简单,降低了电路漏电流功耗,并且当输入保持不变时,时钟信号不作用于内部结点,使内部结点电压保持不变,这进一步降低了电路的功耗.模拟结果表明所设计的D触发器跟传统的D触发器相比,可节省近25% 的功耗.
Details
- Language :
- Chinese
- ISSN :
- 10089497
- Volume :
- 32
- Issue :
- 2
- Database :
- Directory of Open Access Journals
- Journal :
- Zhejiang Daxue xuebao. Lixue ban
- Publication Type :
- Academic Journal
- Accession number :
- edsdoj.4737171c4ea740bc988651f1c18775f1
- Document Type :
- article