Back to Search Start Over

Aplikasi Perancang Abstraksi Verilog Mesin Keadaan Terbatas Otomatis

Authors :
Fairuz Azmi
Source :
Semesta Teknika, Vol 24, Iss 2, Pp 120-128 (2021)
Publication Year :
2021
Publisher :
Universitas Muhammadiyah Yogyakarta, 2021.

Abstract

Saat ini, hampir semua perangkat elektronik menggunakan prosesor di dalamnya. Dalam sebuah prosesor, terdapat bagian control unit yang berfungsi mengatur operasi dari komponen-komponen di dalam prosesor. Control unit merupakan sebuah mesin keadaan terbatas atau disebut finite state machine (FSM). Rangkaian FSM dapat disintesis secara manual ataupun secara otomatis menggunakan bahasa abstraksi Verilog. Dalam penelitian ini, dibuat sebuah aplikasi yang dapat membantu pengguna merancang FSM dan selanjutnya menyimpannya dalam format Verilog. Aplikasi yang dibuat secara fungsional dapat berjalan dengan kesesuaian 100% dan mampu untuk membuat rancangan Verilog untuk FSM dengan berbagai model dan teknik pengkodean state. Simulasi modul Verilog yang dihasilkan juga sesuai dengan spesifikasi rangkaian FSM yang dirancang.

Details

Language :
English, Indonesian
ISSN :
1411061X and 25025481
Volume :
24
Issue :
2
Database :
Directory of Open Access Journals
Journal :
Semesta Teknika
Publication Type :
Academic Journal
Accession number :
edsdoj.3c24071f90ed4f17bf67e62a9aa3bd15
Document Type :
article
Full Text :
https://doi.org/10.18196/st.v24i2.12863