Back to Search Start Over

Proposta de implantação de uma logica ternaria em tecnologia CM0S

Authors :
Yacoub, Maria Nidia Ramos Daoud
Dias, Jose Antonio Siqueira, 1954
Caldeira, Laercio
Serran, Nivaldo Vicençotto
Ferreira, Elnatan Chagas
Iano, Yuzo
Jorge, Alberto Martins
Universidade Estadual de Campinas. Faculdade de Engenharia Elétrica e de Computação
Programa de Pós-Graduação em Engenharia Elétrica
UNIVERSIDADE ESTADUAL DE CAMPINAS
Source :
Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP), Universidade Estadual de Campinas (UNICAMP), instacron:UNICAMP
Publication Year :
2021
Publisher :
Universidade Estadual de Campinas - Repositorio Institucional, 2021.

Abstract

Orientador: Jose Antonio Siqueira Dias Tese (doutorado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação Resumo: Neste trabalho é apresentada uma metodologia de projeto de circuitos ternários para implementação em tecnologia CMOS. O circuito é inicialmente descrito em termos de três variáveis lógicas, em forma de uma tabela contendo as entradas e saídas. As expressões lógicas para cada saída são obtidas através da simplificação da tabela de entrada por um método gráfico similar ao Mapa de Kamaugh usado em circuitos binários convencionais. O projeto dos circuitos comparadores de níveis lógicos, assim como todas as possíveis funções lógicas para uma única entrada, são apresentados juntamente com o resultado de suas simulações SPICE. Projetos de circuitos com memória, incluindo registradores sensíveis à borda e registradores sensíveis ao nível do relógio, assim como um contador ternário assíncrono de três estágios são também descritos. Por último, é apresentado um circuito integrado, projetado e corifeccionado em tecnologia CMOS que implementa várias das funções ternárias descritas neste trabalho Abstract: In this work we present a methodology for the design of ternary logic circuits to be implemented in a standard CMOS technology. The circuit is initially described in a table form containing the inputs and outputs. The logic expressions for each output are obtained through a graphical simplification, similar to the Kamaugh Map, used for conventional binary circuits. The design of all the logic levei comparators circuits, as well as the design of alllogic functions with one input, are presented together with the results of the their Spice simulation. Finally, we present the design of an integrated circuit manufactured in CMOS technology which includes several ternary functions described in this work Doutorado Doutor em Engenharia Elétrica

Details

Database :
OpenAIRE
Journal :
Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP), Universidade Estadual de Campinas (UNICAMP), instacron:UNICAMP
Accession number :
edsair.doi.dedup.....31e5ec5d2b369fbd82de930991db4444