Back to Search Start Over

Optimisation de la diode à Superjonction à tranchées profondes pour des applications à 600V

Authors :
Noblecourt, Sylvain
Tasselli, Josiane
Morancho, Frédéric
Isoird, Karine
Austin, Patrick
Dubreuil, Pascal
Lecestre, Aurélie
Équipe Intégration de Systèmes de Gestion de l'Énergie (LAAS-ISGE)
Laboratoire d'analyse et d'architecture des systèmes (LAAS)
Université Toulouse - Jean Jaurès (UT2J)-Université Toulouse 1 Capitole (UT1)
Université Fédérale Toulouse Midi-Pyrénées-Université Fédérale Toulouse Midi-Pyrénées-Centre National de la Recherche Scientifique (CNRS)-Université Toulouse III - Paul Sabatier (UT3)
Université Fédérale Toulouse Midi-Pyrénées-Institut National des Sciences Appliquées - Toulouse (INSA Toulouse)
Institut National des Sciences Appliquées (INSA)-Institut National des Sciences Appliquées (INSA)-Institut National Polytechnique (Toulouse) (Toulouse INP)
Université Fédérale Toulouse Midi-Pyrénées-Université Toulouse - Jean Jaurès (UT2J)-Université Toulouse 1 Capitole (UT1)
Université Fédérale Toulouse Midi-Pyrénées
Service Techniques et Équipements Appliqués à la Microélectronique (LAAS-TEAM)
Université Toulouse Capitole (UT Capitole)
Université de Toulouse (UT)-Université de Toulouse (UT)-Institut National des Sciences Appliquées - Toulouse (INSA Toulouse)
Institut National des Sciences Appliquées (INSA)-Université de Toulouse (UT)-Institut National des Sciences Appliquées (INSA)-Université Toulouse - Jean Jaurès (UT2J)
Université de Toulouse (UT)-Université Toulouse III - Paul Sabatier (UT3)
Université de Toulouse (UT)-Centre National de la Recherche Scientifique (CNRS)-Institut National Polytechnique (Toulouse) (Toulouse INP)
Université de Toulouse (UT)-Université Toulouse Capitole (UT Capitole)
Université de Toulouse (UT)
Source :
Symposium de Génie Electrique 2014, Symposium de Génie Electrique 2014, Jul 2014, Cachan, France, European Journal of Electrical Engineering, European Journal of Electrical Engineering, 2014, 17 (5-6), pp.345-361. ⟨10.3166/ejee.17.345-361⟩
Publication Year :
2014
Publisher :
HAL CCSD, 2014.

Abstract

International audience; The purpose of this paper is to present the Deep Trench SuperJunction Diode (DT-SJDiode) optimization and realization with a 600V breakdown voltage. We present technological and geometrical parameters influences on the breakdown voltage with simulations performed with Sentaurus TCAD. Previous works allowed to validate some critical technological process steps and to create a technological process for 1200V breakdown voltage applications. The main point here is to optimize those process steps (trench verticality, termination fulfilling...), which have an important influence on the electrical properties, in order to fabricate a 600V breakdown voltage DT-SJDiode.; L'objectif de ce papier est de présenter l'optimisation et la réalisation d'une diode à Superjonction et à tranchées profondes et de sa terminaison (DT-SJDiode) pouvant tenir des tensions de 600 V à l'état bloqué. Nous étudierons l'influence des paramètres technologiques et géométriques sur la tenue en tension à partir de simulations effectuées sous Sentaurus TCAD. Des travaux précédents ont permis de valider certaines étapes technologiques et de dégager un procédé de fabrication pour des applications à 1200V. Il s'agit ici d'optimiser ces différentes étapes qui influent sur les paramètres électriques (verticalité des tranchées, remplissage des tranchées de terminaison de jonction, …) pour des applications à 600V.

Details

Language :
French
ISSN :
21033641
Database :
OpenAIRE
Journal :
Symposium de Génie Electrique 2014, Symposium de Génie Electrique 2014, Jul 2014, Cachan, France, European Journal of Electrical Engineering, European Journal of Electrical Engineering, 2014, 17 (5-6), pp.345-361. ⟨10.3166/ejee.17.345-361⟩
Accession number :
edsair.dedup.wf.001..f2e79d4ded106246446edcd55f54926f
Full Text :
https://doi.org/10.3166/ejee.17.345-361⟩