Back to Search Start Over

A path toward high voltage devices : 3.3 kV 4H-SiC JBS and JFET

Authors :
Chevalier, F
Grosset, G
Dupuy, L
Tournier, Dominique
Planson, Dominique
Brosselard, Pierre
Ampère, Département Energie Electrique (EE)
Ampère (AMPERE)
École Centrale de Lyon (ECL)
Université de Lyon-Université de Lyon-Université Claude Bernard Lyon 1 (UCBL)
Université de Lyon-Institut National des Sciences Appliquées de Lyon (INSA Lyon)
Université de Lyon-Institut National des Sciences Appliquées (INSA)-Institut National des Sciences Appliquées (INSA)-Centre National de la Recherche Scientifique (CNRS)-Institut National de Recherche pour l’Agriculture, l’Alimentation et l’Environnement (INRAE)-École Centrale de Lyon (ECL)
Université de Lyon-Institut National des Sciences Appliquées (INSA)-Institut National des Sciences Appliquées (INSA)-Centre National de la Recherche Scientifique (CNRS)-Institut National de Recherche pour l’Agriculture, l’Alimentation et l’Environnement (INRAE)
Société IBS
Ion Beam Services (IBS)
IBS-IBS
Chevalier, Florian
Source :
HETECH, HETECH, Nov 2012, Barcelone, France
Publication Year :
2012
Publisher :
HAL CCSD, 2012.

Abstract

International audience; In the context of higher voltage reaching, this study presents the methodological design of a 3.3kV 4H-SiC JFET. Different criteria have been studied to determine optimized values for the critical parameters. By taking account of the technological process limitations, we were then able to fabricate the device and reach our aim. The device is classically formed of a drain electrode on the rear face of the wafer, which funnels the current to a source electrode via a channel, controlled by a gate electrode.

Details

Language :
English
Database :
OpenAIRE
Journal :
HETECH, HETECH, Nov 2012, Barcelone, France
Accession number :
edsair.dedup.wf.001..cbbe19740c0a4df41eb945d4a1b9eb2d